推荐产品
联系我们
北京立萨科技有限公司

咨询热线:010-82488292

公司电话:010-82488292

公司传真:010-82611646

企业邮箱:sales@lisatech.cn

地址:北京市海淀区中关村大街19号 新中关大厦B座南翼15层1507室

当前位置:立萨科技首页 » 新闻资讯 » 行业资讯 » 如何满足核心板电路抗干扰的要求?——立萨科技

如何满足核心板电路抗干扰的要求?——立萨科技

文章出处:立萨科技 人气:9
摘要 : 本文将简述如何满足核心板电路抗干扰的要求

  问: 现在有哪些核心板的PCB设计软件,如何用PROTEL99合理的设计符合自己要求的PCB.比如如何满足高频电路的要求,如何考虑电路满足抗干扰的要求?

  答:我没有使用Protel的经验,以下仅就设计原理来讨论。

  高频数字电路主要是考虑传输线效应对信号质量与时序(timing)的影响。如特性阻抗的连续与匹配,端接方式的选择,拓朴(topology)方式的选择,走线的长度与间距,时钟(或strobe)信号skew的控制等。

  如果器件已经固定,一般抗干扰的方式是拉大间距或加ground guard traces

       

        关于lvds信号的布线

  问: 对于lvds低压差分信号,原则上是布线等长、平行,但实际上较难实现,是否能提供一些经验?

  答 差分信号布线时要求等长且平行的原因有下列几点:

  1.平行的目的是要确保差分阻抗的完整性。平行间距不同的地方就等于是差分阻抗不连续。

  2. 等长的目的是想要确保时序(timing)的准确与对称性。因为差分信号的时序跟这两个信号交叉点(或相对电压差值)有关,如果不等长,则此交叉点不会出现在信号振幅(swing amplitude)的中间,也会造成相邻两个时间间隔(time interval)不对称,增加时序控制的难度。

  3.不等长也会增加共模(common mode)信号的成分,影响信号完整性(signal integrity)。


我要评论:  
*内 容:
验证码: 换一张
 

共有0条评论

还在等什么,赶紧来评论!